目录

几款开源SDR平台

目录

几款开源SDR平台

https://i-blog.csdnimg.cn/blog_migrate/832c8901e841b6eff11fbc89eee72485.png

绪论

SDR- Software Define Radio 即软件定义无线电,从20世纪90年代初开始,软件无线电(SoftwareRadio)的概念开始广泛流行起来。由于其强大的灵活性和开放性迅速受到国内外的关注。

SDR软件定义无线电可将基站信号处理功能尽量通过软件来实现,使用通用硬件平台可快速地实现信号的调制解调,编码运算,SDR为现有通信系统建设提供了全新思路,给技术研究开发降低了成本、并提供了更快的实现方式。(引用 基于开源SDR实现LTE系统对比-http://www.doc88.com/p-9863419341526.html)

目前一些商用平台有很多这方面的应用,像中兴、华为等一些通信厂商的一些小型基站,大疆的一些图传。目前有很多厂商开始用SDR实现自组网,不仅安全性得到提高,而且在自主定义等方面也更加方便。

商用的一些领域就不展开赘述了,这篇文章主要是进行目前几款主流的开源SDR平台供大家学习时选型使用。

几款开源SDR平台横向对比

https://i-blog.csdnimg.cn/blog_migrate/9fe1a14fbd779980c61698b970db7330.png

(下载下来可以看清楚)

主流SDR优缺点

针对目前主流的SDR简单说下优缺点(仅代表个人想法),关于每个平台的详细信息请阅读原文。

HackRF:

https://i-blog.csdnimg.cn/blog_migrate/34c220c06e9a11d2f0de6ac37035b62b.jpeg

优点:

-易于使用且在每个OS上均提供出色的支持

-具有一些可切换的滤波器

-频率范围为1-6000 MHz

出色的社区

缺点:

  • 8位ADC和DAC

-USB 2.0(因此最大带宽约为20 MHz)

-半双工

LimeSDR:

https://i-blog.csdnimg.cn/blog_migrate/255f1a43859147b8cf477f038459c254.jpeg

优点:

-12位ADC和DAC

频率范围,100 kHz-3.2 GHz-全双工2x2 MIMO

-USB 3.0 / PCIe(带宽61.44 MHz)

-TCXO-灵敏度高

缺点:

-一些用户会遇到热量问题

-由于缺少滤波而产生mirror images(信号与时钟的谐波混合在一起)

-在Windows或ubuntu更新有时会破坏库(甚至在ubuntu上)

PlutoSDR

https://i-blog.csdnimg.cn/blog_migrate/ff67d729c44e4006d9a7f2a401dd4d06.jpeg

优点:

-12位ADC和DAC-频率范围,325 MHz-3.2 GHz(在规格范围内) ,70-6000 MHz(可以hack,并且比2 GHz以上的HackRF更好)

-全双工-Linux

在FPGA上运行-可以在FPGA上与软件独立运行

-具备联网能力(带有用于wifi或USB otg适配器以太网)

-良好的灵敏度

-便宜

缺点:

-USB连接有时不稳定(不知道为什么)

-由于缺少滤波而产生mirror images(信号与时钟的谐波混合在一起)

-USB 2.0(虽然只有4 MHz的可用带宽,但可以观看61.44 MHz的频谱,尽管采样损失巨大)

-无法与现成的其他设备进行时钟同步

总结

SDR在收音机(最简单易用),图传,Openwifi(https://github.com/open-sdr/openwifi),OpenLTE(https://sourceforge.net/p/openlte/wiki/Home/)等方面都有开源,大大增加了SDR的趣味性。目前国内使用人数较少,几款主流的平台都是从国外引进的,虽然有“山寨”版本(基本不开源),但是基本都是复刻国外的。在RF芯片方面ADI一直主推AD93XX系列,确实在这方面AD93XX系列芯片性能更优一点,ADI开源的固件()也是推动SDR平台让“小白”快速入门的主要动力(https://wiki.analog.com/resources/eval/user-guides/adrv936x_rfsom/hardware)。

https://i-blog.csdnimg.cn/blog_migrate/58b9f016d7ebf038ed32c437e39de915.gif
分割线
**************End

https://i-blog.csdnimg.cn/blog_migrate/c1018c0951451061a612ec08639c0bdd.gif
分割线
**************

https://i-blog.csdnimg.cn/blog_migrate/5b4963e33d82b9ee7313390fd5181fc0.gif
分割线

NOW现在行动!
推荐阅读
【Vivado那些事】如何查找官网例程及如何使用官网例程【Vivado使用误区与进阶】总结篇【Vivado那些事】Vivado下头文件使用注意事项【Vivado那些事】Vivado中常用的快捷键(一)F4键【Vivado那些事】Vivado中常用的快捷键(二)其他常用快捷键
HDL Designer Series(HDS)介绍
SystemVerilog数字系统设计_夏宇闻 PDF
Verilog 里面,always,assign和always@(*)区别
FPGA上如何求32个输入的最大值和次大值:分治一文读懂TCP/IP!《RISC-V on T-Core》学习笔记新年愿望是什么?先送大家一波开发软件谈谈FPGA(入门)学习的两种方式ZYNQ-迷恋ZYNQ-FPGA开发板资源分享
零基础入门FPGA,如何学习?
黑金全部开发板资料(FPGA+ZYNQ)分享
【Vivado那些事】FPGA配置失败,无法启动怎么办
你会在github上找项目吗?
图书推荐|ARM Cortex-M0 全可编程SoC原理及实现
简谈:如何学习FPGARISC-V再进阶!世界首款5纳米RISC-V SOC成功流片!
点击上方字体即可跳转阅读哟

https://i-blog.csdnimg.cn/blog_migrate/51426c5b90928b138c1e20b78539ca60.png

点个在看 你最 好看